領先Intel 5年 台積電將於2019年4月試產5nm EUV制程工藝

台積電的7nm制程工藝在華為麒麟980、蘋果A12、高通驍龍8150等晶片上順利量產之後,現在將已經將目光轉向了更先進的5nm。在原來的計畫中,5nm最早會在2020年才與消費者見面,但現在台積電將這個時間點提前了一年。最為對比,Intel 10nm工藝最早預計與2016年面世,而實際情況是—一切順利電話,要到2020年才有可能順利量產。

早在2018年1月份,台積電就開始在臺灣建設一座全新的5nm晶圓廠,預計將於2019年4月開始在5nm節點上實現完整的EUV風險試產。台積電表示,基於5nm工藝生產的A72晶片,速度上提升了14.7%-17.1%,同時晶片面積縮小了1.8倍。

據目前透漏的消息,5nm的設計總成本(人工與許可費)是7nm的1.5倍左右,未來使用更先進工藝的成本會越來越高,這進一步限制摩爾定律的延續。

用於5nm晶片設計的工具預計要到11月才能準備就緒,台積電的設計基礎架構市場行銷部高級總監Suk Lee表示 “我們尚未對所有可能的組合進行測試,但考慮到我們的PDK已通過認證,我們對該服務充滿信心”。

 

消息來源

發表迴響

在下方填入你的資料或按右方圖示以社群網站登入:

WordPress.com 標誌

您的留言將使用 WordPress.com 帳號。 登出 /  變更 )

Google photo

您的留言將使用 Google 帳號。 登出 /  變更 )

Twitter picture

您的留言將使用 Twitter 帳號。 登出 /  變更 )

Facebook照片

您的留言將使用 Facebook 帳號。 登出 /  變更 )

連結到 %s

This site uses Akismet to reduce spam. Learn how your comment data is processed.